- 締切済み
クロック同期回路でフィルタ回路が構成できない理由
表記の件、クロック同期回路だとフィルタ回路が構成出来ないと聞いたのですが、今ひとつ理由が分かりません。どなたか初心者でも分かるように教えて頂けませんか?
- みんなの回答 (2)
- 専門家の回答
みんなの回答
- LCR707
- ベストアンサー率70% (95/135)
回答No.2
さんざん考えたのですが、やはり良く分かりません。同期式順序制御回路において、動作の一部にCR遅延回路を組み込む話かとも思ったのですが、なんだか違う気がします。 質問の文章をそのまま解釈すると、「今、目の前にデジタル用ゲートアレイがある。このICに異なる回路パターンを入力してやれば、さまざまな動作を行わせることができる。しかしパターンをどのように工夫しても、アナログフィルタ回路にすることはできない。なぜか」という質問のように思えます。(本当かな~~?) 一応上記の回答を書けば、「デジタルICは、入力端子に加えられた電圧を、1か0のデジタル信号としてしか認識しないため」というようなものになります。 結局良く分からないので、これで切り上げます。もし新たに補足で説明されて私に理解できれば、回答したいと思います。
- LCR707
- ベストアンサー率70% (95/135)
回答No.1
こんにちわ。興味深い単語の並んだご質問ですが、あいにく内容が理解できません。 クロックとフィルタで連想するのは、クロック周波数によってパラメータを可変できるスイッチドキャパシタフィルタですが、これは「構成できる」のだから違うでしょうね。 クロックに同期してAD変換し、デジタル演算でフィルタ処理、というのも「できる」のだから違うようだし。 クロック同期式制御回路の入力信号に、CRフィルタを入れてノイズを取る話でしょうか?。 ということで、質問の背景などについて、もう少し説明して頂けませんか。
補足
質問内容が抽象的表現だったことと連絡が遅くなり申し訳ありませんでした。 ASICでクロック同期回路として動作をさせるアナログフィルタ(CRフィルタ等)回路が構成出来ない理由を質問するつもりでした。